DataSheet.es    


PDF PEB20550 Data sheet ( Hoja de datos )

Número de pieza PEB20550
Descripción ICs for Communications Extended PCM Interface Controller
Fabricantes Infineon Technologies AG 
Logotipo Infineon Technologies AG Logotipo



Hay una vista previa y un enlace de descarga de PEB20550 (archivo pdf) en la parte inferior de esta página.


Total 30 Páginas

No Preview Available ! PEB20550 Hoja de datos, Descripción, Manual

ICs for Communications
Extended Line Card Interface Controller
ELIC®
PEB 20550
PEF 20550
Versions 1.3
User’s Manual 01.96
T2055-0V13-M1-7600

1 page




PEB20550 pdf
PEB 20550
Table of Contents
Page
2.2.7.4
2.2.7.5
2.2.7.6
2.2.7.7
2.2.7.8
2.2.8
2.2.8.1
2.2.8.2
2.2.8.3
2.2.8.4
Protocol Support . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .60
Special Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .75
Serial Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .76
Serial Port Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .79
Test Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .80
D-Channel Arbiter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .81
Upstream Direction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .82
Downstream Direction . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .86
Control Channel Delay . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .87
D-Channel Arbiter Co-operating with QUAT-S Circuits . . . . . . . . . . . . . . .88
3
3.1
3.2
3.3
3.4
3.5
3.5.1
3.5.2
3.5.3
3.5.4
3.6
3.6.1
3.6.2
3.6.3
3.6.4
3.7
3.7.1
3.7.2
3.8
3.8.1
3.8.2
3.8.2.1
3.8.2.2
3.8.2.3
3.8.2.4
3.8.3
3.8.4
3.8.5
3.8.6
3.8.6.1
3.8.6.2
3.8.6.3
Operational Description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .89
Microprocessor Interface Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . .89
Interrupt Structure and Logic . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .90
Clocking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .91
Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .92
EPIC®-1 Operation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .92
PCM-Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .93
Configurable Interface . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .94
Switching Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .95
Special Functions . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .99
SACCO-A/B . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .99
Data Transmission in Interrupt Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . .99
Data Transmission in DMA-Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .101
Data Reception in Interrupt Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .102
Data Reception in DMA-Mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .103
D-Channel Arbiter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .104
SACCO-A Transmission . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .104
SACCO-A Reception . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .105
Initialization Procedure . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .106
Hardware Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .106
EPIC®-1 Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .106
Register Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .106
Control Memory Reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .106
Initialization of Pre-processed Channels . . . . . . . . . . . . . . . . . . . . . . . . .107
Initialization of the Upstream Data Memory (DM) Tristate Field . . . . . . .109
SACCO-Initialization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .109
Initialization of D-Channel Arbiter . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .111
Activation of the PCM- and CFI-Interfaces . . . . . . . . . . . . . . . . . . . . . . .112
Initialization Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .113
EPIC®-1 Initialization Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .114
SACCO-A Initialization Example . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .116
D-Channel Arbiter Initialization Example . . . . . . . . . . . . . . . . . . . . . . . . .116
Semiconductor Group
5
01.96

5 Page





PEB20550 arduino
PEB 20550
PEF 20550
Overview
1 Overview
The PEB 20550 (Extended Line Card Controller) is a highly integrated controller circuit
optimized for line card and key system applications. It combines all functional blocks
necessary to manage up to 32 digital (ISDN or proprietary) or 64 analog subscribers.
The switching and layer-1 control capability of the EPIC-1 (PEB 2055) constitutes a
major functional block of the ELIC.
For layer-2 support, two independent Special Application Communication Controllers
(SACCO) are available. One typically handles the communication with the group
controller, the other is used to serve the subscriber terminals. A D-channel arbiter is
employed to multiplex the HDLC controller between multiple subscribers while
maintaining full duplex signaling protocols (e.g. LAPD).
Additionally, typical line card glue logic functions such as a power-up reset generator, a
watchdog timer and two parallel ports are integrated.
The ELIC is implemented in a Siemens advanced 1.0-µm CMOS-technology and
manufactured in a P-MQFP-80-1 package.
The ELIC is a member of a new chip family supporting D-channel multiplexing on the line
card and in the subscriber terminal. This concept allows an highly economical
implementation of digital subscriber lines.
Chip Family
Line Cards:
PEB 20550
PEB 2096
PEB 2095
PEB 2084
PEB 2465
PEB 2075
Extended Line Card Controller
Octal UPN Transceiver
ISDN Burst Transceiver Circuit
QUAD S0 Transceiver
QUAD DSP based Codec Filter
ISDN D-Channel Exchange Controller
(ELIC)
(OCTAT-P)
(IBC)
(QUAT-S)
(SICOFI-4)
(IDEC)
Terminals:
PSB 2196
PEB 2081 (V3.2)
Digital Subscriber Access Controller
for UPN Interface
S/T-Bus Interface Circuit Extended
(ISAC-P TE)
(SBCX)
Semiconductor Group
11
01.96

11 Page







PáginasTotal 30 Páginas
PDF Descargar[ Datasheet PEB20550.PDF ]




Hoja de datos destacado

Número de piezaDescripciónFabricantes
PEB2055ICs for Communications Extended PCM Interface ControllerInfineon Technologies AG
Infineon Technologies AG
PEB2055(PEB2054 / PEB2055) ICs for CommunicationsSiemens Semiconductor
Siemens Semiconductor
PEB20550ICs for CommunicationsInfineon Technologies AG
Infineon Technologies AG
PEB20550ICs for Communications Extended PCM Interface ControllerInfineon Technologies AG
Infineon Technologies AG

Número de piezaDescripciónFabricantes
SLA6805M

High Voltage 3 phase Motor Driver IC.

Sanken
Sanken
SDC1742

12- and 14-Bit Hybrid Synchro / Resolver-to-Digital Converters.

Analog Devices
Analog Devices


DataSheet.es es una pagina web que funciona como un repositorio de manuales o hoja de datos de muchos de los productos más populares,
permitiéndote verlos en linea o descargarlos en PDF.


DataSheet.es    |   2020   |  Privacy Policy  |  Contacto  |  Buscar